Główne pojęcia
本研究は、回路設計と技術ノードの違いを考慮した、効率的なトランジスタサイジング手法を提案する。具体的には、自動カーネル構築、異なる回路と技術ノード間の転移学習、選択的な転移学習スキームを統合したKATO手法を開発した。これにより、シミュレーション回数を2倍削減し、設計性能を1.2倍向上させることができた。
Streszczenie
本研究は、トランジスタサイジングの課題に取り組むため、以下の3つの新しい要素を提案している。
- 効率的な自動カーネル構築手法
- 異なる回路設計と技術ノード間の転移学習手法
- 有用な知識のみを活用する選択的な転移学習スキーム
これらの要素を統合したKATO手法は、ベースラインと比較して、シミュレーション回数を2倍削減し、設計性能を1.2倍向上させることができた。
具体的には、2段オペアンプ、3段オペアンプ、バンドギャップ回路を用いた実験を行った。KATOは、従来手法と比べて、より少ないシミュレーション回数で最適な設計を見つけることができた。また、転移学習を活用することで、異なる回路設計や技術ノード間でも高い性能を発揮した。
本研究の提案手法は、アナログ回路設計の自動化に大きく貢献できると期待される。特に、設計者の専門知識に頼らずに、効率的にトランジスタサイジングを行えるようになることで、設計時間の短縮と設計品質の向上が期待できる。
Statystyki
2段オペアンプの最適設計では、消費電流が124.21uA、利得が61.18dB、位相余裕が60.59度、ゲインバンド幅が4.56MHzであった。
3段オペアンプの最適設計では、消費電流が187.51uA、利得が80.3dB、位相余裕が63.99度、ゲインバンド幅が2.10MHzであった。
バンドギャップ回路の最適設計では、温度係数が9.66ppm/°C、消費電流が5.42uA、PSRR(100Hz)が61.99dBであった。
Cytaty
"本研究は、回路設計と技術ノードの違いを考慮した、効率的なトランジスタサイジング手法を提案する。"
"KATOは、ベースラインと比べて、シミュレーション回数を2倍削減し、設計性能を1.2倍向上させることができた。"
"本研究の提案手法は、アナログ回路設計の自動化に大きく貢献できると期待される。"