核心概念
Siracusa는 온-MRAM 신경망 엔진과 RISC-V 코어 클러스터를 통합하여 확장 현실 애플리케이션의 실시간 성능과 에너지 효율성을 달성합니다.
摘要
Siracusa는 16 nm CMOS 공정으로 제작된 차세대 확장 현실(XR) 디바이스를 위한 근접 센서 이기종 SoC입니다. Siracusa는 RISC-V 디지털 신호 처리 코어 클러스터와 N-EUREKA라는 최신 디지털 신경망 엔진을 결합하였습니다. N-EUREKA는 온-MRAM 메모리와 긴밀하게 통합되어 있어 1.7배 더 높은 처리량과 3배 더 나은 에너지 효율을 달성합니다.
Siracusa의 주요 특징은 다음과 같습니다:
- 8개의 RISC-V 코어 클러스터와 N-EUREKA 신경망 엔진의 협력적 실행을 통해 ML, DSP, 제어 워크로드를 효율적으로 처리
- 4 MiB의 고밀도 온-MRAM 메모리를 통해 신경망 가중치를 온-칩에 저장하여 오프-칩 데이터 이동 최소화
- 4 MiB의 SRAM 타일 메모리를 통해 활성화 맵 데이터 이동 최소화
- 65.2 GOp/s/mm2의 면적 효율과 8.84 TOp/J의 피크 에너지 효율 달성
이러한 혁신적인 설계를 통해 Siracusa는 XR 애플리케이션의 실시간 성능과 전력 효율성 요구사항을 충족합니다.
統計資料
최대 클러스터 주파수: 360 MHz (0.8 V)
최대 MRAM 주파수: 180 MHz (0.8 V)
클러스터 최대 전력 소모: 332 mW (0.8 V)
MRAM 최대 전력 소모: 69 mW (0.8 V)
8비트 정수 행렬 곱 성능: 28.4 GOp/s @ 241 GOp/J (0.8 V)
4비트 정수 행렬 곱 성능: 57.5 GOp/s @ 485 GOp/J (0.8 V)
2비트 정수 행렬 곱 성능: 120.6 GOp/s @ 1.13 TOp/J (0.8 V)
引述
"Siracusa는 온-MRAM 신경망 엔진과 RISC-V 코어 클러스터를 통합하여 확장 현실 애플리케이션의 실시간 성능과 에너지 효율성을 달성합니다."
"Siracusa는 65.2 GOp/s/mm2의 면적 효율과 8.84 TOp/J의 피크 에너지 효율을 달성합니다."