이 논문은 SARIS라는 스텐실 코드 가속화 방법론을 소개한다. SARIS는 간접 스트림 레지스터를 활용하여 스텐실 코드의 메모리 접근 오버헤드를 최소화한다.
SARIS의 주요 단계는 다음과 같다:
SARIS는 기존 코드 최적화 기법들과 잘 결합될 수 있다. 저자들은 SARIS를 RISC-V Snitch 클러스터에 구현하여 다양한 스텐실 코드를 최적화했다. 실험 결과, SARIS는 기존 코드 대비 평균 2.72배 성능 향상, 81%의 근접한 FPU 활용도, 1.58배의 에너지 효율 향상을 달성했다. 256코어 매니코어 시스템에 대한 추정 결과에서도 평균 2.14배 성능 향상과 64%의 FPU 활용도를 보였다.
To Another Language
from source content
arxiv.org
Principais Insights Extraídos De
by Paul Scheffl... às arxiv.org 04-09-2024
https://arxiv.org/pdf/2404.05303.pdfPerguntas Mais Profundas