이 연구에서는 SA-DS라는 시스톨릭 어레이 기반 AI 가속기 데이터셋을 소개한다. SA-DS는 Gemmini 가속기 생성기를 사용하여 다양한 공간 배열 설계를 제공하며, 이를 통해 사용자가 다양한 프로젝트에 맞게 설계를 적응하고 재사용할 수 있다.
SA-DS는 Chisel 프로그래밍 언어로 구현되어 있어 명확하고 효율적인 코딩 스타일을 제공한다. 또한 Gemmini의 구성 가능한 특성을 활용하여 다양한 애플리케이션 요구 사항을 충족할 수 있다.
실험 결과, SA-DS를 활용하면 기존 HLS 데이터셋에 비해 LLM을 통한 하드웨어 가속기 설계 생성 성능이 향상되는 것을 확인할 수 있었다. 이는 SA-DS의 예제들이 LLM의 기능과 더 잘 부합하기 때문인 것으로 분석된다. 이를 통해 SA-DS가 하드웨어 가속기 설계 프로세스를 간소화하는 데 실용적인 가치가 있음을 보여준다.
他の言語に翻訳
原文コンテンツから
arxiv.org
深掘り質問