최근 몇 년 간 프로세서, SoC, 타사 IP의 복잡성과 통합이 증가하면서 하드웨어 보안에 대한 관심이 크게 늘어났다. 그러나 이러한 복잡성은 하드웨어 시스템에 취약점과 버그를 초래하여, IC 설계 주기 동안 조기에 탐지해야 한다.
설계 검증(DV) 커뮤니티는 동적 및 형식 검증 전략을 사용하지만, 복잡한 설계에 대한 확장성 문제와 상당한 인적 개입으로 인해 검증 기간이 길어진다. 대안적 접근법으로 소프트웨어 테스팅 방법론에서 영감을 받은 하드웨어 퍼징이 부상했다. 다양한 하드웨어 퍼징 기술이 소개되었지만, 하드웨어 모듈을 소프트웨어 모델로 변환하는 것의 비효율성이 그 효과를 저해한다.
이 지식 체계화(SoK) 이니셔티브는 기존 하드웨어 퍼징의 기본 원리, 방법론 및 다양한 하드웨어 설계에 대한 적용성을 탐구한다. 또한 골든 참조 모델(GRM), 커버리지 메트릭, 툴체인 등의 활용을 평가하여 기존 형식 검증 방법과 같은 광범위한 채택 가능성을 가늠한다. 더불어 기존 하드웨어 퍼징 기술의 취약점 식별 신뢰성을 검토하고, 향후 설계 검증 기술 발전을 위한 연구 격차를 파악한다.
Іншою мовою
із вихідного контенту
arxiv.org
Ключові висновки, отримані з
by Raghul Sarav... о arxiv.org 03-20-2024
https://arxiv.org/pdf/2403.12812.pdfГлибші Запити